Paiements et sécurité
Vos informations de paiement sont traitées de manière sécurisée. Nous ne stockons pas les informations relatives aux cartes de crédit et n'avons pas accès à ces informations.
Description
- 1x Waveshare Core3S500E XILINX FPGA Planche de Base
- Puce XCF04S intégrée
- Circuit de base FPGA intégré, y compris le circuit d'horloge
- Bouton nCONFIG et bouton RESET intégrés
- Inclut 4 LED
- Tous les ports E/S accessibles sur des connecteurs à broches
- Interface de débogage/programming JTAG intégrée
- Design de connecteur à pas de 2,0 mm pour l'intégration du système d'application
- Fréquence de fonctionnement : 50MHz
- Tension de fonctionnement : 1,15V à 3,3V
- Type de boîtier : QFP208
- Nombre d'E/S : 116
- Éléments logiques (LEs) : 500K
- RAM : 360kb
- Gestionnaires d'horloge numérique (DCMs) : 4
- Prend en charge JTAG pour le débogage/programming
- Inclut un régulateur de tension AMS1117-3.3V
- Inclut un régulateur de tension AMS1117-2.5V
- Inclut un régulateur de tension AMS1117-1.2V
- Mémoire FLASH série XCF04S intégrée pour le stockage de code
- Indicateur de puissance présent
- Indicateur d'initialisation FPGA présent
- Bouton nCONFIG pour reconfigurer la puce FPGA, équivalent à une réinitialisation de puissance
- Oscillateur à cristal actif de 50M inclus
- Interface JTAG pour le débogage/programming
- Expanseur de broches FPGA avec VCC, GND, et tous les ports E/S accessibles sur des connecteurs d'expansion pour une expansion ultérieure